1樓:匿名使用者
低電平有效是什麼概念?是不是加高電平它就為0,加低電平它就為1???
這個想法是完全錯誤的。
正常的mcu,不管是低電平有效還是高電平有效,加在gpio上的電平為高,讀回來就是1,為低讀回來就是0。
關於低電平有效是什麼概念:
低電平有效的意思是:在引腳上施加低電平的時候,這個功能觸發了(當然要把引腳功能選擇為對應的功能。)
例如你說的這個引腳,選擇為c\t\s\功能時,在引腳上施加低電平時,cts功能被觸發,cpu內部做出反應(好像是開始傳送串列埠資料,具體要查cpu手冊了)。施加高電平時沒有反應。
再給個例子:例如74ls373的le訊號是高電平有效,加在le上為高電平時,就可以把資料鎖存,加低電平時就沒有反應了。就是高電平的時候,鎖存功能有效。
簡單的說,低電平有效,就是施加低電平的時候,對應功能被觸發(有效)。
2樓:盲文
首先這是一個輸入引腳才存在有效這個溫暖體。低電平有效表示這個當這個引腳上電壓為低(0-2v)時,這個腳的功能觸發。
3樓:網友
低電平有效是指在低電平狀態下才能正常的工作!
4樓:網友
簡單地說是低電位是時動作。
5樓:匿名使用者
低電平有效一般都是"0".
6樓:須庸鏡雅豔
邏輯電路中常見的概念。
低電平有效是針對某一輸入埠而言的,簡單的說:在晶片的某一埠加入低電平後,可以使晶片的邏輯運算功能啟動,就稱這個埠是「低電平有效」。
舉個例:比如在可以完成某一邏輯運算的晶片的開關控制端(或稱「使能端」)加低電平,該晶片的邏輯運算功能才能開啟;若你在這個端加的是高電平,則該晶片是沒有被啟動,那麼該晶片的其他引腳將不被使用,也就不能進行相應邏輯運算。這種情況下就稱這個埠為「低電平有效」。
畢業2年沒碰電路硬體了,也許不算完整,希望能幫到你。
關於低電平有效的問題,急求啊
7樓:匿名使用者
這裡我覺得需要補充說明一下,對於複用引腳而言,高電平有效和低電平有效是不衝突的,因為 「電平」 是針對某個引腳上的訊號而言的,而 「有效」 針對的是引腳 所在的器件 或者是 該器件的後級電路 上的功能而言的。
所謂高(低)電平 輸入 有效,意思是:當該器件輸入引腳上的訊號為高(低)電平時,該器件自身的對應功能被觸發(有效)了。
所謂高(低)電平 輸出 有效,意思是:當該器件輸出引腳上的訊號為高(低)電平時,該器件 該器件的後級電路的對應功能被觸發(有效)了。此時後級電路檢測到上級輸出為高(低)(對後級電路來說相當是輸入),後級電路的功能有效了。
和樓上dl說的一樣)
舉個例子把:intel8088 cpu最小組態下的其中一個複用引腳io/m*(注:低電平有效用變數加一橫表示,也可以加一個*),當該引腳輸出為高電平的時候,表示cpu將訪問io埠;而當引腳輸出為低電平的時候,表示cpu將訪問記憶體單元。
這裡不管是高電平還是低電平都有對應的功能。所以對此類複用引腳:
一個理解方式為:從巨集觀上來講 "高低電平都有效,都有對應的 功能" ;
另一個理解方式為:針對 "其中單獨的一個功能" 來理解,比如說:對於8088cpu要麼此時訪問io埠要麼訪問記憶體,當io/m*從低電平切換至高電平時,訪問記憶體的這一個功能此時就無效了(但是訪問io埠的功能又有效了),此時針對「cpu訪問記憶體的功能」就可以說 低電平有效 --高電平無效。
以上是我自己的觀點理解,我也是才開始學的大學生,有什麼錯希望大家能為我指正(⊙▽
8樓:網友
1、正確。
2、對的,輸入高電平無效,但一般平時維持在高電平,需要觸發時才切換為低電平,觸發完成又回到高電平,準備下次觸發。
3、是否有效是對後級電路來說的,就像比賽槍聲一樣,槍響有效,是針對運動員的,槍響了才起跑,不響就不動一樣;後面的電路檢測到輸出為低(對後級電路來說相當是輸入),開始動作,是高就不動作,就是無效。
4、一定是高低電平一起用的。
5、給訊號上面加一橫標示使用的是低電平觸發,和普通訊號是一樣的,只是強調低觸發而已。
6、你理解反了,低電平有效是指輸入,至於輸出也可能是低、高、高阻甚至是模擬量都有可能,這要看後面控制的是什麼了,槍響了,可能是100m也可能是800m跑。
低電平的介紹
9樓:你欠我錢宑仧
低電平(vil)指的是保證邏輯閘的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於vil時,則認為輸入電平為低電平。
譯碼器的輸出分為低電平有效和高電平有效兩種嗎?怎麼判斷譯碼器的輸出是低電平有效還是高電平有效
74hc ls hct f系列晶片的區別 1 ls是低功耗肖特基,hc是高速coms。ls的速度比hc略快。hct輸入輸出與ls相容,但是功耗低 f是高速肖特基電路 2 ls是ttl電平,hc是coms電平。3 ls輸入開路為高電平,hc輸入不允許開路,hc 一般都要求有上下拉電阻來確定輸入端無效時...
什麼是高電平和低電平?高電平低電平如何區分
1 高電平,指的是與低電平相對的高電壓,是電工程上的一種說法。在邏輯電平中,保證邏輯閘的輸入為高電平時所允許的最小輸入高電平,當輸入電平高於輸入高電壓 vih 時,則認為輸入電平為高電平。在數字邏輯電路中,低電平表示0,高電平表示1。一般規定低電平為0 高電平為3.5 5v。也有其他的可能,如在移動...
怎麼看plc輸入是低電平有效還會高電平有效
潛水大冠軍 對一部分plc plc內部結構如上圖所示 公共端是一個參考電壓 參考電位 輸入電壓 輸入電位 視其本身與公共端的電位差為輸入電壓 輸入電位差 npn接法 公共端接24v電壓的正電位,另一端是24v負電位 輸入端接入24v負電位才能與公共端產生電位差,pnp接法 公共端接24v電壓的負電位...