TTL電平的具體含義是什麼,什麼是TTL電平脈衝訊號

時間 2021-09-02 10:16:00

1樓:鞏夕晏歌

ttl電平訊號被利用的最多是因為通常資料表示採用二進位制規定,+5v等價於邏輯“1”,0v等價於邏輯“0”,這被稱做ttl(電晶體-電晶體邏輯電平)訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。

ttl電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計算機處理器控制的裝置內部的資料傳輸對於電源的要求不高以及熱損耗也較低,另外ttl電平訊號直接與積體電路連線而不需要**昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的裝置內部的資料傳輸是在高速下進行的,而ttl介面的操作恰能滿足這個要求。ttl型通訊大多數情況下,是採用並行資料傳輸方式,而並行資料傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。

因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響。

ttl輸出高電平》2.4v,輸出低電平<0.4v。

在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。

最小輸入高電平和低電平:輸入高電平》=2.0v,輸入低電平<=0.

8v,噪聲容限是0.4v。

ttl電路是電流控制器件,ttl電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。

2樓:恭禮況嫣

ttl輸出高電平》2.4v,輸出低電平<0.4v。

在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。

最小輸入高電平和低電平:輸入高電平》=2.0v,輸入低電平<=0.

8v,噪聲容限是0.4v。

ttl電路是電流控制器件,ttl電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。

3樓:秒懂百科

ttl電平:計算機處理器控制的裝置內部的標準通訊技術

ttl電平是什麼

4樓:匿名使用者

ttl電平是指適合於ttl電路工作的電平。

ttl電平訊號規定,+5v等價於邏輯“1”,0v等價於邏輯“0”(採用二進位制來表示資料時)。這樣的資料通訊及電平規定方式,被稱做ttl(電晶體-電晶體邏輯電平)訊號系統。這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。

5樓:縱橫豎屏

電平,是指兩功率或電壓之比的對數,有時也可用來表示兩電流之比的對數。

電平的單位分貝用db表示。常用的電平有功率電平和電壓電平兩類,它們各自又可分為絕對電平和相對電平兩種。

相關概念:

要了解邏輯電平的內容,首先要知道以下幾個概念的含義:

1:輸入高電壓(vih): 保證邏輯閘的輸入為高電平時所允許的最小輸入高電平,當輸入電平高於vih時,則認為輸入電平為高電平。

2:輸入低電壓(vil):保證邏輯閘的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於vil時,則認為輸入電平為低電平。

3:輸出高電壓(voh):保證邏輯閘的輸出為高電平時的輸出電平的最小值,邏輯閘的輸出為高電平時的電平值都必須大於此voh。

4:輸出低電壓(vol):保證邏輯閘的輸出為低電平時的輸出電平的最大值,邏輯閘的輸出為低電平時的電平值都必須小於此vol。

5:閾值電平電壓(vt): 數位電路晶片都存在一個閾值電壓,就是電路剛剛勉強能翻轉動作時的電平。

它是一個界於輸入高電壓和輸入低電壓之間的電壓值,對於cmos電路的閾值電平電壓,基本上是二分之一的電源電壓值,但要保證穩定的輸出,則必須要求輸出高電壓》 輸入高電壓,輸出低電壓《輸入低電壓,而如果輸入電壓在閾值上下,也就是vil~vih這個區域,電路的輸出會處於不穩定狀態。

6樓:匿名使用者

ttl電平是指適合於ttl電路工作的電平。ttl電源工作電壓是5v,那麼5v就可為高電平,0v為低電平。但ttl傳送資料高低電平有標準規定要求,輸入高電平》=2.

0v,輸入低電平<=0.8v。

7樓:匿名使用者

什麼是電壓、電流、電功率?無線電愛好者都十分清楚。而談及“電平”能說清楚的人卻不多。

儘管人們經常遇到,書刊中亦多次談起電路中的高電平、低電平、電平增益、電平衰減,就連電工必備的萬用表上都有專測電平的方法和刻線,而且“db”、“dbμ”、“dbm”的字樣也常常可見。儘管如此,因“電平”本身概念抽象,更無恰當的比喻,故人們總是理解不清、記憶不深。筆者從業近40年,目前又從事電工電子教學工作,對上述現象感覺頗深。

為此,對“電平”的概念進行了多方探尋,覓得一簡捷。概括的定義並找到貼切的比喻,能加深理解,故欲舊題重談。

人們在初學“電”的時候,往往把抽象的電學概念用水的具體現象進行比喻。如水流比電流、水壓似電壓、水阻喻電阻。解釋“電平”不妨如法炮製。

我們說的“水平”,詞典中解釋與水平面平行、或在某方面達到一定高度,引申指事物在同等條件下的比較結論。如人們常說到張某工作很有水平、李某辦事水平很差。這樣的話都知其含義所在。

即指“張某”與“李某”相比而言。故借“水平”來比喻“電平”能使人便於理解。

什麼是“電平”?“電平”就是指電路中兩點或幾點在相同阻抗下電量的相對比值。這裡的電量自然指“電功率”、“電壓”、“電流”並將倍數化為對數,用“分貝”表示,記作“db”。

分別記作:10lg(p2/p1)、20lg(u2/u1)、20lg(i2/i1)上式中p、u、i分別是電功率、電壓、電流。

使用“db”有兩個好處:其一讀寫、計算方便。如多級放大器的總放大倍數為各級放大倍數相乘,用分貝則可改用相加。

其二能如實地反映人對聲音的感覺。實踐證明,聲音的分貝數增加或減少一倍,人耳聽覺響度也提高或降低一倍。即人耳聽覺與聲音功率分貝數成正比。

例如蚊子叫聲與大炮響聲相差100萬倍,但人的感覺僅有60倍的差異,而100萬倍恰是60db。

什麼是ttl電平脈衝訊號

8樓:匿名使用者

ttl電平訊號被利用的最多是因為通常資料表示採用二進位制規定,+5v等價內於邏輯容"1",0v等價於邏輯"0",這被稱做ttl(電晶體-電晶體邏輯電平)訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。

ttl電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計算機處理器控制的裝置內部的資料傳輸對於電源的要求不高以及熱損耗也較低,另外ttl電平訊號直接與積體電路連線而不需要**昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的裝置內部的資料傳輸是在高速下進行的,而ttl介面的操作恰能滿足這個要求。ttl型通訊大多數情況下,是採用並行資料傳輸方式,而並行資料傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。

因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響;另外對於並行資料傳輸,電纜以及聯結器的費用比起序列通訊方式來也要高一些。

什麼叫ttl電平?什麼叫cmos電平?cmos的高電平是怎樣確定的?

9樓:匿名使用者

ttl器件只能5v供電,邏輯“1”就表示5v,這電平(實際小於5v)就是ttl電平。

cmos器件可用3~18v供電,3~18v的高電平就表示邏輯“1”,這電平就是cmos電平。

10樓:匿名使用者

一.ttl

ttl積體電路的主要型式為電晶體-電晶體邏輯閘(transistor-transistor logic gate),ttl大部分都內採用5v電源。

1. 輸出高容

電平uoh和輸出低電平uol uoh≥2.4v, uol≤0.4v

2. 輸入高電平和輸入低電平 uih≥2.0v,uil≤0.8v

二.cmos

cmos電路是電壓控制器件,輸入電阻極大,對於干擾訊號十分敏感,因此不用的輸入端不應開路,接到地或者電源上。cmos電路的優點是噪聲容限較寬,靜態功耗很小。

1.輸出高電平uoh和輸出低電平uol uoh≈vcc,uol≈gnd

2.輸入高電平uih和輸入低電平uil uih≥0.7vcc,uil≤0.2vcc

什麼是cmos電平什麼是ttl電平

cmos電平 cmos電路的電平就叫cmos電平。coms積體電路是互補對稱金氧半導體 compiementary symmetry metal oxide semicoductor 積體電路的英文縮寫,電路的許多基本邏輯單元都是用增強型pmos電晶體和增強型nmos管按照互補對稱形式連線的,靜態功...

ttl電平的uart方式是什麼意思

uart一邊是ttl電平,這樣就可以接微控制器等微處理器,方便控制應用,因為一般的微控制器電平是ttl的 別一邊是正負邏輯電平,一般是和電腦相連的,通過電腦的串列埠除錯,可以和微控制器等進行通訊。至於為什麼要用到正負邏輯電平,一個很重要的原因就是提高線路的抗干擾性,加大傳輸距離。不過呢,一般的rs2...

kpi具體是什麼含義,「升」的具體含義是什麼?

kpi是關鍵績效指標,選取關係到公司或班組業績最重要的幾個指標,對單位 班組或個人進行考核,也叫關鍵績效。回答kpi一般指關鍵績效指標。關鍵績效指標 kpi,key performance indicator 是通過對組織內部流程的輸入端 輸出端的關鍵引數進行設定 取樣 計算 分析,衡量流程績效的一...